'LV574A 器件是八路边沿触发 D 型触发器,设计用于 2V 至 5.5VV CC操作。
这些器件具有专为驱动高容性或相对低阻抗负载而设计的三态输出。它们特别适用于实现缓冲寄存器、I/O 端口、双向总线驱动器和工作寄存器。
在时钟 (CLK) 输入的正跳变时,Q 输出设置为在数据 (D) 输入处设置的逻辑电平。
缓冲输出使能 (OE)\ 输入可用于将八个输出置于正常逻辑状态(高或低逻辑电平)或高阻抗状态。在高阻抗状态下,输出既不显着负载也不驱动总线线路。高阻抗状态和增强的驱动提供了驱动总线线路的能力,而无需接口或上拉组件。
OE\ 不影响锁存器的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
为保证上电或掉电时的高阻状态,OE\应通过一个上拉电阻连接到V CC ;电阻的最小值由驱动器的电流吸收能力决定。
这些器件完全适用于使用 I off的部分断电应用。I off电路禁用输出,防止在设备断电时损坏电流回流。