0755-84196189
产品查询
产品列表
  • 产品名称:
    AM1808EZWTA3 Sitara 处理器:Arm9、LPDDR、DDR2、显示器、以太网
  • 功能名称:
    处理器
  • 概要:

    ■产品名称AM1808EZWTA3

    ■功能名称Sitara 处理器:Arm9、LPDDR、DDR2、显示器、以太网

    ■概要:

    是一款基于 ARM926EJ-S 的低功耗应用处理器。该器件使原始设备制造商 (OEM) 和原始设计制造商 (ODM) 能够通过完全集成的混合处理器解决方案的最大灵活性将具有强大操作系统支持、丰富用户界面和高处理性能寿命的设备快速推向市场.

    是一个 32 位 RISC 处理器内核,可执行 32 位或 16 位指令并处理 32 位、16 位或 8 位数据。内核使用流水线,以便处理器和内存系统的所有部分都可以连续运行。

    ARM 内核有一个协处理器 15 (CP15)、保护模块以及带有表后备缓冲区的数据和程序内存管理单元 (MMU)。ARM 核心处理器具有单独的 16 KB 指令和 16 KB 数据缓存。两者都是与虚拟索引虚拟标签 (VIVT) 的四向关联。ARM 内核还具有 8KB 的 RAM(向量表)和 64KB 的 ROM。

    ■特征:
    • ●375 和 456 MHz ARM926EJ-S RISC MPU
    • ●ARM926EJ-S 内核
      • 32 位和 16 位 (Thumb) 指令
      • 单周期 MAC
      • ARM Jazelle 技术
      • 用于实时调试的嵌入式 ICE-RT
    • ●ARM9 内存架构
      • 16KB 指令缓存
      • 16KB 数据缓存
      • 8KB RAM(向量表)
      • 64KB ROM
    • 增强型直接内存访问控制器 3 (EDMA3):
      • 2 通道控制器
      • 3个传输控制器
      • 64 个独立 DMA 通道
      • 16 个快速 DMA 通道
      • 可编程传输突发大小
    • ●128KB 片上内存
    • ●1.8-V 或 3.3-V LVCMOS I/O(USB 和 DDR2 接口除外)
    • ●两个外部存储器接口:
      • EMIFA
        • NOR(8 位或 16 位宽数据)
        • NAND(8 位或 16 位宽数据)
        • 具有 128-MB 地址空间的 16 位 SDRAM
      • DDR2/移动 DDR 内存控制器,具有以下之一:
        • 具有 256 MB 地址空间的 16 位 DDR2 SDRAM
        • 具有 256 MB 地址空间的 16 位 mDDR SDRAM
    • ●三个可配置的 16550 型 UART 模块:
      • 带有调制解调器控制信号
      • 16 字节先进先出
      • 16x 或 13x 过采样选项
    • ●液晶控制器
    • ●两个串行外设接口 (SPI),每个都有多个芯片选择
    • ●两个带有安全数据 I/O (SDIO) 接口的多媒体卡 (MMC)/安全数字 (SD) 卡接口
    • ●两个主从内部集成电路
      (I 2 C 总线)
    • ●一个具有 16 位宽多路复用地址和数据总线的主机端口接口 (HPI),可实现高带宽
    • ●可编程实时单元子系统 (PRUSS)
      • 两个独立的可编程实时单元 (PRU) 内核
        • 32 位加载存储 RISC 架构
        • 每个内核 4KB 指令 RAM
        • 每个内核 512 字节的数据 RAM
        • 可以通过软件禁用 PRUSS 以节省电量
        • 除了 PRU 内核的正常 R31 输出之外,每个 PRU 的寄存器 30 从子系统中导出。
      • 标准电源管理机制
        • 时钟门控
        • 单个 PSC 时钟门控域下的整个子系统
      • 专用中断控制器
      • 专用交换中心资源
    • ●具有集成 PHY (USB1) 的 USB 1.1 OHCI(主机)
    • ●具有集成 PHY 的 USB 2.0 OTG 端口 (USB0)
      • USB 2.0 高速和全速客户端
      • USB 2.0 高速、全速和低速主机
      • 终点 0(控制)
      • 端点 1、2、3、4(控制、批量、中断或 ISOC)RX 和 TX
    • ●一个多通道音频串行端口 (McASP):
      • 发送和接收时钟
      • 两个时钟区和 16 个串行数据引脚
      • 支持 TDM、I2S 和类似格式
      • 支持 DIT
      • 用于发送和接收的 FIFO 缓冲器
    • ●两个多通道缓冲串行端口 (McBSP):
      • 发送和接收时钟
      • 支持 TDM、I2S 和类似格式
      • AC97 音频编解码器接口
      • 电信接口(ST-Bus、H100)
      • 128 通道 TDM
      • 用于发送和接收的 FIFO 缓冲器
    • ●10/100 Mbps 以太网 MAC (EMAC):
      • 符合 IEEE 802.3 标准
      • MII 媒体独立接口
      • RMII 简化的媒体无关接口
      • 管理数据 I/O (MIO) 模块
    • ●视频端口接口 (VPIF):
      • 两个 8 位标清 (BT.656)、单个 16 位或单个原始(8 位、10 位和 12 位)视频采集通道
      • 两个 8 位 SD (BT.656)、单个 16 位视频显示通道
    • ●通用并行端口 (uPP):
      • FPGA 和数据转换器的高速并行接口
      • 两个通道上的数据宽度均为 8 至 16 位(含)
      • 单数据速率或双数据速率传输
      • 支持带有 START、ENABLE 和 WAIT 控件的多个接口
    • ●串行 ATA (SATA) 控制器:
      • 支持 SATA I (1.5 Gbps) 和 SATA II
        (3.0 Gbps)
      • 支持所有 SATA 电源管理功能
      • 多达 32 个条目的硬件辅助本机命令队列 (NCQ)
      • 支持端口倍增器和基于命令的切换
    • ●具有 32kHz 振荡器和独立电源轨的实时时钟 (RTC)
    • ●三个 64 位通用定时器(每个可配置为两个 32 位定时器)
    • ●一个 64 位通用或看门狗定时器(可配置为两个 32 位通用定时器)
    • ●两个增强型高分辨率脉冲宽度调制器 (eHRPWM):
      • 具有周期和频率控制的专用 16 位时基计数器
      • 6 个单边沿输出、6 个双边沿对称输出或 3 个双边沿非对称输出
      • 死区生成
      • 高频载波PWM斩波
      • 跳闸区输入
    • ●三个 32 位增强型捕获 (eCAP) 模块:
      • 可配置为 3 个捕捉输入或 3 个辅助脉宽调制器 (APWM) 输出
      • 最多四个事件时间戳的单次捕获
    • 361 球无铅塑料球栅阵列 (PBGA) [ZCE 后缀],0.65 毫米球间距
    • 361 球无铅 PBGA [ZWT 后缀],0.80 毫米球间距
    •  
    •  
  • 特征:

    • ●375 和 456 MHz ARM926EJ-S RISC MPU ●ARM926EJ-S 内核 32 位和 16 位 (Thumb) 指令 单周期 MAC ARM Jazelle 技术 用于实时调试的嵌入式 ICE-RT ●ARM9 内存架构 16KB 指令缓存 16KB 数据缓存 8KB RAM(向量表) 64KB ROM 增强型直接内存访问控制器 3 (EDMA3): 2 通道控制器 3个传输控制器 64 个独立 DMA 通道 16 个快速 DMA 通道 可编程传输突发大小 ●128KB 片上内存 ●1.8-V 或 3.3-V LVCMOS I/O(USB 和 DDR2 接口除外) ●两个外部存储器接口: EMIFA NOR(8 位或 16 位宽数据) NAND(8 位或 16 位宽数据) 具有 128-MB 地址空间的 16 位 SDRAM DDR2/移动 DDR 内存控制器,具有以下之一: 具有 256 MB 地址空间的 16 位 DDR2 SDRAM 具有 256 MB 地址空间的 16 位 mDDR SDRAM ●三个可配置的 16550 型 UART 模块: 带有调制解调器控制信号 16 字节先进先出 16x 或 13x 过采样选项 ●液晶控制器 ●两个串行外设接口 (SPI),每个都有多个芯片选择 ●两个带有安全数据 I/O (SDIO) 接口的多媒体卡 (MMC)/安全数字 (SD) 卡接口 ●两个主从内部集成电路 (I 2 C 总线) ●一个具有 16 位宽多路复用地址和数据总线的主机端口接口 (HPI),可实现高带宽 ●可编程实时单元子系统 (PRUSS) 两个独立的可编程实时单元 (PRU) 内核 32 位加载存储 RISC 架构 每个内核 4KB 指令 RAM 每个内核 512 字节的数据 RAM 可以通过软件禁用 PRUSS 以节省电量 除了 PRU 内核的正常 R31 输出之外,每个 PRU 的寄存器 30 从子系统中导出。 标准电源管理机制 时钟门控 单个 PSC 时钟门控域下的整个子系统 专用中断控制器 专用交换中心资源 ●具有集成 PHY (USB1) 的 USB 1.1 OHCI(主机) ●具有集成 PHY 的 USB 2.0 OTG 端口 (USB0) USB 2.0 高速和全速客户端 USB 2.0 高速、全速和低速主机 终点 0(控制) 端点 1、2、3、4(控制、批量、中断或 ISOC)RX 和 TX ●一个多通道音频串行端口 (McASP): 发送和接收时钟 两个时钟区和 16 个串行数据引脚 支持 TDM、I2S 和类似格式 支持 DIT 用于发送和接收的 FIFO 缓冲器 ●两个多通道缓冲串行端口 (McBSP): 发送和接收时钟 支持 TDM、I2S 和类似格式 AC97 音频编解码器接口 电信接口(ST-Bus、H100) 128 通道 TDM 用于发送和接收的 FIFO 缓冲器 ●10/100 Mbps 以太网 MAC (EMAC): 符合 IEEE 802.3 标准 MII 媒体独立接口 RMII 简化的媒体无关接口 管理数据 I/O (MIO) 模块 ●视频端口接口 (VPIF): 两个 8 位标清 (BT.656)、单个 16 位或单个原始(8 位、10 位和 12 位)视频采集通道 两个 8 位 SD (BT.656)、单个 16 位视频显示通道 ●通用并行端口 (uPP): FPGA 和数据转换器的高速并行接口 两个通道上的数据宽度均为 8 至 16 位(含) 单数据速率或双数据速率传输 支持带有 START、ENABLE 和 WAIT 控件的多个接口 ●串行 ATA (SATA) 控制器: 支持 SATA I (1.5 Gbps) 和 SATA II (3.0 Gbps) 支持所有 SATA 电源管理功能 多达 32 个条目的硬件辅助本机命令队列 (NCQ) 支持端口倍增器和基于命令的切换 ●具有 32kHz 振荡器和独立电源轨的实时时钟 (RTC) ●三个 64 位通用定时器(每个可配置为两个 32 位定时器) ●一个 64 位通用或看门狗定时器(可配置为两个 32 位通用定时器) ●两个增强型高分辨率脉冲宽度调制器 (eHRPWM): 具有周期和频率控制的专用 16 位时基计数器 6 个单边沿输出、6 个双边沿对称输出或 3 个双边沿非对称输出 死区生成 高频载波PWM斩波 跳闸区输入 ●三个 32 位增强型捕获 (eCAP) 模块: 可配置为 3 个捕捉输入或 3 个辅助脉宽调制器 (APWM) 输出 最多四个事件时间戳的单次捕获 361 球无铅塑料球栅阵列 (PBGA) [ZCE 后缀],0.65 毫米球间距 361 球无铅 PBGA [ZWT 后缀],0.80 毫米球间距
  • 技术资料下载: